摘要: 功耗攻击是近年来一种对加密芯片密钥攻击最大的威胁,加密芯片功耗攻击与防御成为了研究热点。但功耗分析的实验平台构建却比较困难。以AES加密算法芯片为例,构建了一个基于FPGA的高效功耗攻击物理实验平台。详细叙述了物理实验平台的建立过程、实验结果。该功耗攻击物理实验平台构建相对简单,实验运算速度较快,且具有加密算法易于修正的灵活性,可以方便地对加密算法的功耗特性进行改进与验证。在功耗分析模型上,设计了一种高效功耗攻击模型,该模型在差分统计速度上提高了一个数量级,可为抗功耗攻击研究进行快速实验提供参考。
李浪,李静,李仁发,吴克寿. 一种高效功耗攻击物理实验平台研究[J]. 计算机科学, 2010, 37(6): 75-77. https://doi.org/
LI Lang,LI Jing,LI Ren-fa,WU Ke-shou. Research of an Efficient Power Analysis Physical Experiment Platform[J]. Computer Science, 2010, 37(6): 75-77. https://doi.org/