计算机科学 ›› 2005, Vol. 32 ›› Issue (6): 14-17.
• • 上一篇 下一篇
刘勤让 邬江兴
出版日期:
发布日期:
Online:
Published:
摘要: 高速转发引擎的设计是T比特路由器设计中的关键和难点,本文围绕传输带宽需求、查表时间需求和包头处理时间需求以及器件水平等方面对基于FPGA实现的10Gbps高速转发引擎进行了详细的分析,讨论了高速转发引擎各功能模块的设计可行性,并给出了一种可行的实现方案。
关键词: 10Gbps FPGA实现 转发引擎 高速 设计分析 T比特路由器 设计可行性 传输带宽 处理时间 功能模块 实现方案 需求 查表
刘勤让 邬江兴. 基于FPGA实现的10Gbps高速转发引擎设计分析[J]. 计算机科学, 2005, 32(6): 14-17. https://doi.org/
0 / / 推荐
导出引用管理器 EndNote|Reference Manager|ProCite|BibTeX|RefWorks
链接本文: https://www.jsjkx.com/CN/
https://www.jsjkx.com/CN/Y2005/V32/I6/14
Cited