摘要: 在分析RSA算法的基础上,着重对核心的模乘运算进行了优化,并在FPGA上对改进后的模乘算法以及1024位的RSA密码算法进行了仿真。实验结果表明,优化效果较为理想。本文涉及RSA模乘器能够较好地满足现代电子政(商)务,变电站远程通讯等应用系统的实时性要求,具有良好的应用前景。
吴东锋 李华 周瑛. RSA模乘器硬件优化设计[J]. 计算机科学, 2007, 34(10): 306-308. https://doi.org/
WU Dong-Feng ,LI Hua,ZHOU Ying (Chongqing University College of Computer Science, Chongqing 400044). [J]. Computer Science, 2007, 34(10): 306-308. https://doi.org/