计算机科学 ›› 2007, Vol. 34 ›› Issue (10): 299-300.

• 软件工程与数据库技术 • 上一篇    下一篇

一种基于FPGA高集成化的直接数字频率合成系统的设计

  

  • 出版日期:2018-11-16 发布日期:2018-11-16
  • 基金资助:
    国家863基金项目(2005AA114180)资助;国家自然科学基金项目(60373091),国家973重大基金研究项目(2004CB318203).

  • Online:2018-11-16 Published:2018-11-16

摘要: 文章提出了一种基于高集成化的直接数字频率合成技术构成的程控信号发生器的设计方案,用于模拟微硬盘读写通道的伺服信号,方案采用超大规模FPGA(field-programmable logic)集成PDSP(programmable digital signal processor)设计和直接数字频率合成技术,试验结果证明,与传统使用分离器件设计方案相比,该方案能产生较高质量信号。电路设计有集成化、低功耗,简单化、易现场修改、便于程控等优点。

关键词: 伺服信号 PDSP FPGA 直接数字频率合成

Abstract: This paper researches a programmable signal generator by an high integrated direct digital frequency synthesis(DDFS) technology on FPGA to simulate servo signal for read-write channel of micro hard disk. This device use very large-scale integrated circuit

Key words: Servo signal, PDSP, FPGA, Direct digital frequency synthesis(DDFS)

No related articles found!
Viewed
Full text


Abstract

Cited

  Shared   
  Discussed   
No Suggested Reading articles found!