计算机科学 ›› 2007, Vol. 34 ›› Issue (1): 262-263.

• 计算机网络与信息安全 • 上一篇    下一篇

嵌入式RISC处理器体系结构并行技术的研究

  

  • 出版日期:2018-11-16 发布日期:2018-11-16
  • 基金资助:
    国家863高技术研究发展计划资助(批准号:2005AA420070)、上海市教委2005科技发展基金(批准号;05EZA8).

  • Online:2018-11-16 Published:2018-11-16

摘要: 本文通过对目前国内外主流嵌入式处理器体系结构创新与发展的研究,着重从处理器体系结构中RISC规则的突破、数据处理、多线程、多核处理器的构成等多种并行技术的应用,对提高系统运行效率和降低运行功耗,作了较为全面的分析,同时研究了这些并行机制的实现技术。研究表明,嵌入式处理器结构中并行技术的应用,是应对目前嵌入式应用高性能、低功耗挑战的有效方法。

关键词: 嵌入式处理器 体系结构 RISC 并行技术

Abstract: Based on the research on the innovation and development of the current popular embedded processor architecture, this article focuse on the application of several parallel technologies such as the advancement of RISK2 architecture, data processing, multipl

Key words: Embedded processor, Architecture, RISC,Parallel technology

No related articles found!
Viewed
Full text


Abstract

Cited

  Shared   
  Discussed   
No Suggested Reading articles found!